400-8818-755

并联电抗器的感应电压试验讲解

阅读量:5217

由于并联电抗器在试验回路中以感性负载呈现,因此需要在试验回路中增加大量的容性负载来补偿无功,根据感应电压试验要求,试验的电压要达到1.8Ur/√3,由于并联电抗器在设计中间隙铁芯的伏安特性在铁磁材料饱和与非饱和状态下存在拐点,根据法拉第电磁感应原理,感应电动势为: 
E=4.44fNφ 
式中.E——感应电动势 
f——频率 
N一绕组匝数 
φ一磁通量 
从上式可以看出,当感应电动势增加时,欲保持磁通密度不变,在匝数一定的情况下,就必须相应提高试验频率,因此并联电抗器感应电压试验时,试验电源的频率一般为150Hz~200Hz为宜。 
并联电抗器的感应电压试验在高电压下需要很大的无功功率,必须要有额定容量足够的电源,根据GB1094.3-2018《电力变压器第3部分:绝缘水平、绝缘试验和外绝缘空气间隙》中关于带有局部放电测量的感应电压试验(IVPD)的规定,试验电压施加于电抗器绕组两端,在不大于0.4×UI/√3的电压下接通电源,升高电压至0.4×UI/√3,进行背景局放量的测量,再升至1.2×UI/√3,保持至少1分钟以进行稳定的局放测量,然后升至测量电压1.58Ur/√3,保持至少5min以进行稳定的局放测量,再升至增强电压1.8Ur/√3,保持时间按下述: 
(1)当试验频率等于或小于2倍额定频率:Imin。 
(2)当试验频率超过两倍额定电压频率时:120×额定频率/试验频率(s),不少于15s。 
增强电压保持之后立刻不间断地将电压降至测量电压保持1h并进行局放量测量,完毕后,降低电压至1.2×UI/√3,保持1min并进行稳定的局放测量,然后降至0.4×UI/√3,再次进行背景局放量的测量,最后,将电压降至0.4×UI/√3的电压下,切断电源。 
试验持续时间如图1所示。 



在施加试验电压的1h期间,每隔5min监测并记录放电量,高压侧放电量的连续水平不大于100pC,且过程中局放水平的增量不大于50pC。